Apresentação em PDF:

- selecione o modo de "ecran completo"
- navegue com Pg\_Dn

# Dispositivos Lógicos Programáveis

Princípio de funcionamento

Ambiente de desenvolvimento



## Dispositivos Lógicos Programáveis

- Introdução
- Estruturas hardware programáveis
  - PROM
  - PLA
  - PAL (GAL)
- CUPL linguagem de programação
  - Ambiente de desenvolvimento



#### PROM – Programmable Read Only Memory

Nas memórias do tipo PROM apenas a malha OR é programável

A malha AND (inalterável) realiza **todos os termos mínimos** em função das variáveis de entrada

As funções de saída exprimem-se na forma **canónica** AND-OR

A programação corresponde a "escolher" os termos mínimos que formam cada uma das saídas

É uma estrutura genérica onde ocorre desperdício por não se gerarem apenas os termos AND necessários





#### PLA – Programmable Logic Array

Nas PLA ambas as malhas (AND e OR) são programáveis

As saídas exprimem-se por formas AND-OR que não têm de ser canónicas

#### A versatilidade proposta é pouco aproveitada na malha OR





Hernâni Mergulhão 2002

#### PAL – Programmable Array Logic

Nas PAL apenas a malha AND é programável

A malha OR é afectada pelos **termos AND** que estão ligados em cada nó

As funções de saída exprimem-se em formas AND-OR simplificadas

As saídas podem ser registadas, facilitando a realização de **circuitos sequenciais** 

A programação corresponde a "realizar" os termos AND, por combinação das entradas

É uma estrutura genérica onde se evita o desperdício, característico das PROM





## $PALCE22V10-{\sf Estrutura\ geral}$





#### PALCE22V10 – Macro-célula



#### PALCE22V10 - Malha de ligações (corte)





#### PALCE22V10 – Explicação da referência





-7 = 7.5 ns tpp -10 = 10 ns tpp

-15 = 15 ns tpd -20 = 20 ns tpd -25 = 25 ns tpd 10/

### $PALCE22V10-{\sf Encapsulamento}$

#### SKINNYDIP/SOIC/FLATPACK



#### PLCC/LCC





# Linguagens Descritivas de *Hardware* (HDL)

**PALASM** 

**ABEL** 

**CUPL** 

Verilog

**VHDL** 



## ${\color{blue} CUPL}$ – Ficheiros envolvidos no desenvolvimento e na simulação

| PLD | Criado pelo utilizador<br>Contém todas as instruções lógicas necessárias à definição do circuito pretendido<br>É o programa propriamente dito, em CUPL                                                                                                                 |  |  |
|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| DOC | Gerado pelo compilador de CUPL Contém todas equações lógicas resultantes da descrição (programa em CUPL) Reporta os erros encontrados durante a compilação, com indicação do local Descreve a correspondência entre o circuito pretendido e o dispositivo seleccionado |  |  |
| ABS | Gerado pelo compilador de CUPL<br>Ficheiro necessário ao processo de simulação                                                                                                                                                                                         |  |  |
| LST | Gerado pelo compilador de CUPL Contém as linhas do programa original com a respectiva numeração Os erros são indicados (com o símbolo ^ ) nas linhas onde ocorreram                                                                                                    |  |  |
| JED | Gerado pelo compilador de CUPL<br>Ficheiro utilizado pelo programador para seleccionar as ligações a queimar<br>O nome do ficheiro (em formato MS-DOS) é dado pelo campo <i>Name</i> do ficheiro .PLD                                                                  |  |  |
| SI  | Criado pelo utilizador<br>É o ficheiro de entradas para o simulador<br>Contém a lista dos vectores de teste                                                                                                                                                            |  |  |
| SO  | Gerado pelo simulador de CUPL<br>Contém os resultados da simulação, incluindo eventuais erros<br>Utilizado para visualização gráfica dos resultados da simulação                                                                                                       |  |  |



#### CUPL – Estrutura do ficheiro .PLD

#### Cabeçalho

- O padrão é proposto pelo compilador (WinCupl da firma Atmel)
- Todos os campos têm de constar, mas o preenchimento é facultativo
- O campo *Name* tem de ser preenchido (em formato MS-DOS) e determina o nome do ficheiro .JED
- Recomenda-se que no campo *Device* conste p22v10

#### Declarações

Identificam-se aqui as variáveis (de entradas e de saída) do programa

#### Corpo do programa

Contém todas as expressões lógicas da realização pretendida



#### CUPL – Operadores e notações numéricas

| Operador | Exemplo | Descrição |
|----------|---------|-----------|
| !        | !A      | NOT       |
| &        | A&B     | AND       |
| #        | A#B     | OR        |
| \$       | A\$B    | XOR       |

| Número      | Base        | Valor Decimal      |
|-------------|-------------|--------------------|
| 'b'0        | binário     | 0                  |
| 'b'1101     | binário     | 13                 |
| '0'663      | octal       | 435                |
| 'D'92       | decimal     | 92                 |
| 'h'BA       | hexadecimal | 186                |
| 'b'[001100] | binário     | intervalo de 1 a 4 |

Por omissão, os números são assumidos em base dezasseis, excepto quando indicam índices, onde se usa base dez

As variáveis diferem entre maiúsculas e minúsculas e não podem conter espaços nem podem coincidir com palavras-chave



## CUPL – Realização de uma função à custa dos termos AND

```
Name
        xor ;
PartNo 00;
Date 2002.01.13 ;
Revision 01;
Designer HM ;
Company ISEL;
Assembly None ;
Location ;
Device q22v10;
/* ***** INPUT PINS *****/
PIN 1 = a ;
PIN 2 = b i
/* **** OUTPUT PINS ****/
PIN 14 = term1;
PIN 15 = term2 ;
PIN 16 = xor ;
/* ****** BODY ******/
term1 = !a \& b ;
term2 = a \& !b ;
xor = term1 # term2 ;
```



# CUPL – Realização de uma máquina de estados assíncrona com saídas função de estado e entrada

```
/* ***** INPUT PINS *****/
PIN 1 = !WR ;
PIN 2 = !ACK ;
/* ***** OUTPUT PINS *****/
PIN 14 = OBF ;
                                                                             OBF
                                  WR/
PIN 15 = DTR ;
PIN 16 = A ;
/*PIN 17 = B ; */
                                                                             DTR
                                  ACK/
/* ****** BODY *******/
A = !(!WR \& B);
B = !(!ACK \& A) ;
OBF = !WR & A ;
DTR = !ACK \& B ;
                                                                             OBF
* /
                                 WR/
A = !(!WR \& !(A \& !ACK));
OBF = !WR & A ;
                                                                             DTR
DTR = !ACK \& !A ;
                                 ACK/
```



#### CUPL – Octal buffer tri-state (input port)

```
Data o
                                                 In o
pin [1..3] = [!cs2,cs1,!cs0];
                                                 In 1
                                                                          Data 1
pin 13 = !rd ;
pin 22 = iom ;
                                                 ln 2
                                                                          Data 2
pin [4..11] = [in0..7];
                                                 In з
                                                                          Data 3
/* ******* OUTPUT PINS *******/
pin [14..21] = [data7..0];
                                                 In 4
                                                                          Data 4
pin 23 = DataEn ;
                                                 In 5
                                                                          Data 5
/* ******** BODY **********/
                                                 In 6
                                                                          Data 6
DataEn = [cs0, cs1, cs2, iom, rd]:&;
                                                 In 7
                                                                          Data 7
[data0..7] = [in0..7];
                                       IOM
                                                                          DataEn
$REPEAT i=[0..7]
                                       RD/
          data{i}.oe = DataEn ;
                                       CS o/
$REPEND
                                       CS<sub>1</sub>
                                       CS 2/
```

#### CUPL – Registo de oito bits (output port)

```
/* ******** INPUT PINS *******/
pin 1 = clk;
pin [2..3] = [cs1,!cs0];
pin 13 = !wr;
pin 22 = iom;
pin [4..11] = [data0..7];

/* ******** OUTPUT PINS *******/
pin [14..21] = [dout7..0];
pin 23 = !LatchEn;

/* **************************
LatchEn = [cs0, cs1, iom, wr]:&;
[dout0..7].ar = 'b'0;
[dout0..7].sp = 'b'0;
[dout0..7].d = [data0..7];
```





#### $CUPL - \text{Codificador hexadecimal} \rightarrow 7 \text{segmentos}$

```
PIN [1..4] = [d0..3];
                /* 4-bit Hexadecimal input */
PIN 5 = dot i
PIN [14..21] = [a,b,c,d,e,f,g,h] ;
                      /* 7-segments - a -
                                              * /
                      /* +dot / /
                                             * /
                                             * /
                             /- g -/
                                              * /
                                             * /
                      / *
                              - d - h
                                              * /
FIELD number = [d0..3];
FIELD segments = [a,b,c,d,e,f,g] ;
h = dot ;
/* Primeira variante:
  definem-se as 7 funcoes de saida ah custa da tabela de verdade */
TABLE number => segments {
0=>'b'1111110; 4=>'b'0110011; 8=>'b'11111111; C=>'b'1001110;
1=>'b'0110000; 5=>'b'1011011; 9=>'b'1111011; D=>'b'0111101;
2=>'b'1101101; 6=>'b'1011111; A=>'b'1110111; E=>'b'1001111;
3=>'b'1111001; 7=>'b'1110000; B=>'b'0011111; F=>'b'1000111;
```

```
20
```

```
SDEFINE zero
                number:0
                                  CUPL
SDEFINE one
                number:1
                number:2
SDEFINE two
                number:3
SDEFINE three
                                  Codificador hexadecimal → 7segmentos
SDEFINE four
                number:4
                                             (2<sup>a</sup> variante)
                number:5
SDEFINE five
SDEFINE six
                number:6
                number:7
SDEFINE seven
$DEFINE eight
                number:8
SDEFINE nine
                number:9
SDEFINE Ah
                number: A
SDEFINE Bh
                number:B
                number:C
SDEFINE Ch
$DEFINE Dh
                number:D
SDEFINE Eh
                number: E
$DEFINE Fh
                number:F
/* Segunda variante:
     soma de termos produto, correspondentes aos valores da entrada
     (entendida como numero codificado em binario natural) */
a = zero # two # three # five # six # seven # eight # nine # Ah # Ch # Dh # Eh # Fh ;
b = zero # one # two # three # four # seven # eight # nine # Ah # Dh ;
c = zero # one # three # four # five # six # seven # eight # nine # Ah # Bh # Dh ;
d = zero # two # three # five # six # eight # nine # Bh # Ch # Dh # Eh ;
e = zero # two # six # eight # Ah # Bh # Ch # Dh # Eh # Fh ;
f = zero # four # five # six # eight # nine # Ah # Bh # Ch # Eh # Fh ;
g = two # three # four # five # six # eight # nine # Ah # Bh # Dh # Eh # Fh ;
```



21 *]* 

# CUPL – Codificador hexadecimal $\rightarrow$ 7segmentos (3ª variante)



## CUPL – Contador configurável módulo 2, 3 ou 4

```
/* ******* BODY ******/
00.ar = 'b'0 ;
Q0.sp = 'b'0 ;
Q1.ar = 'b'0 ;
Q1.sp = 'b'0 ;
SEQUENCE [Q1,Q0] {
PRESENT 2
         IF d OUT s;
         NEXT 3;
PRESENT 3
         NEXT 1;
PRESENT 1
         OUT s ;
         NEXT 0;
PRESENT 0
         IF p NEXT 0;
         IF !p & !g NEXT 3;
         DEFAULT NEXT 2;
```



